Меню

Шифраторы двоичного кода

Шифраторы двоичного кода преобразуют десятичный (унитарный) код в двоичный. Если число разрядов выходного ДК (выходов шифратора) равно m

, то максимальное число входных шин определяется числом возможных кодовых комбинаций ДК и составляет 2m

.

Условное обозначение шифратора показано на рисунке 9.2.

Рисунок 9.2

На выходных шинах устанавливается ДК, десятичный эквивалент которого соответствует номеру входа, на котором появилась логическая 1. На остальных входах при этом присутствуют нули. Такой код называют унитарным (десятичным).

Рассмотрим пример проектирования шифратора, у которого число разрядов выходного ДК m=2

. Максимальное число входов равно 2m=22=4,что позволяет отобразить двухразрядным выходным двоичным кодом четыре десятичные цифры 0, 1, 2, 3. Иногда при проектировании шифраторов нулевой вход опускают, считая, что нулевой цифре на входе соответствуют пассивные сигналы (нули) на всех оставшихся входах. Активный входной сигнал – логическая 1. Принимая такой подход, составим таблицу истинности рассматриваемого в примере (рисунок 9.2.1) шифратора (таблица 9.2).

Таблица 9.2

№ набора

С

В

А

F2

F1

0

0

0

0

0

0

1

0

0

1

0

1

2

0

1

0

1

0

3

0

1

1

4

1

0

0

1

1

5

1

0

1

6

1

1

0

7

1

1

1

Рисунок 9.2.1

Минимизируем функции F2, F1

с помощью диаграмм Вейча (рисунок 9.3)

Рисунок 9.3

Если провести минимизацию по нулевым значениям функций F2, F1,

получим минимальные КНФ:

F

2 =

B

+

C

,

F

1 =

C

+

A

.

(9.4)

В результирующие конъюнкции входят те переменные, которые в пределах накрытия не меняют своего значения (входят в прямой или инверсной форме). Переменные, которые находятся в столбцах и строках, не помеченных черточкой входят в прямой форме, а помеченные – в инверсной.

Принципиальная схема шифратора, реализующего эти уравнения, показана на рисунке 9.4.

Рисунок 9.4

В цифровой электронике существует много ИМС, выполняющих функцию шифратора, например, К555ИВ1. Ниже показаны ее функциональное обозначение (рисунок 9.5) и таблица истинности (таблица 9.3)

Рисунок 9.5

Кодируемый сигнал низкого уровня (логический 0) поступает на один из входов X0 .Х7.

На остальных входах должны быть сигналы высокого уровня (таблица 9.3).

Микросхема имеет управляющий (стробированый) вход Vи два дополнительных выхода: Р –

разрешение переноса и G– запрет переноса. Активными сигналами на этих выходах являются логические единицы. Сигналы на входе V

разрешают работу ИМС в режиме кодирования (V=0

) или запрещают работу (V=1

). В случае запрета (V=1

) на всех выходах устанавливаются напряжения высокого уровня независимо от сигналов на входах. Сигнал запрета переноса (Р=0

Перейти на страницу: 1 2 3

Другие статьи:

ФВЧ - фильтр высоких частот
Цель выполнения курсовой работы: ü закрепление и углубление полученных студентами на лекциях и лабораторных занятиях знаний; ü получение навыков моделирования реальных электронных схем с помощью стандар ...

Приемник радиовещательный 1 класса
Угловая модуляция (общий термин, объединяющий ЧМ и ФМ) обладает несколькими важными достоинствами. Так, мощность передатчика не изменяется при модуляции, она постоянна и равна пиковой,, тогда как при АМ, например, мощность ...

Средства постановки помех и помехозащиты радиолокационной станции
В современных условиях развитие и использование вооружений и военной техники (ВиВТ) характеризуются высокой насыщенностью их радиоэлектронным оборудованием, обеспечивающим решение задач автоматического или автоматизированног ...

(C) 2019 | www.techniformula.ru